已经得到个称赞 给我点赞
  • 讲师
  • 教师拼音名称:Que Xia
  • 入职时间:2000-07-01
  • 所在单位:计算机与信息学院
  • 职务:教师
  • 学历:博士研究生毕业
  • 办公地点:合肥工业大学翡翠湖校区翡翠科技楼A座
  • 性别:
  • 学位:博士学位
  • 在职信息:在职
  • 学科:计算机软件与理论
授课信息
系统硬件综合设计
  • 课程介绍:基于先修课程,根据系统设计思想,使用Verilog HDL 设计实现一款MIPS32或RISC-V等指令集架构的处理器(CPU),完成单周期CPU设计、多周期CPU设计和5级流水线CPU设计(递进式、难度依次提升。所有学生必须至少完成单周期CPU的设计工作),并将设计的CPU,下载至FPGA开发板上运行。以此贯穿数字逻辑、计算机组成原理、计算机体系结构课程,实现从逻辑门至完整CPU处理器的设计。
  • 授课教师:阙夏
  • 开课学年:2023-2024
  • 开课学期:秋学期
  • 课程号:0509063B
  • 学分:2.0
  • 课程类型:本科生课程
  • 是否精品课程:
  • 选课人数:157
  • 课时:36.0
Baidu
map